- 集成计数器的应用
  - 数字系统中的功能
    - 脉冲技术
    - 测量、计数和控制
  - 简易数字钟计时电路设计
    - 秒计时电路
    - 分计时电路
    - 小时计时电路
    - 重点:60进制计数器设计
      - 芯片选择
        - 同步计数器与异步计数器
        - 加计数器、减计数器和可逆计数器
        - 二进制和十进制计数器
        - 74LS160芯片
          - 十进制加计数器
          - 计数规则:0到9循环
      - 芯片功能表与时序图
        - CP时钟信号
        - RD低电平清零
        - LD同步置数
        - ET和EP高电平有效
        - CO进位输出
      - 设计步骤
        - 10进制计数器设计
        - 6进制计数器设计
          - 清零法失败原因
            - 不稳定状态
          - 置数法成功原因
            - 状态保持
        - 整合为60进制计数器
          - 低位与高位连接
          - 进位控制
            - 使用CO端子
            - 控制ET和EP
- CO为1的条件
  - CO等于1T
  - 当1T为1时,CO为1
  - 特殊情况:仅在数值为9时CO为1
- 验证CO与1T1P的关系
  - 通过实序图分析低位和高位的变化
    - 低位从8到9时,高位保持不变
    - 低位从9变0时,高位实现加一
  - 验证进位逻辑
    - 低位为9时,CO为1
    - 高位根据1T1P的状态决定是否加一
- 设计6T计数器的思路
  - 控制1T1P的方法
    - 1T1P为0时,高位不加一
    - 1T1P为1时,高位加一
  - 其他方法
    - 控制10T信号
      - 低位为0到9时不给高位10T信号
      - 低位由9变0时给高位10T信号
- 设计24T计数器的思考
  - 与60T计数器的区别
    - 低位为10T,高位为2T
    - 低位范围变化:0到9和0到3
  - 寻找相似方法设计24进制计数器
- 整合简易即时电路
  - 将24进制和60进制计数器整合
  - 设计60进制计数器的另一种方法
    - 使用10进制控制高位片
      - 低位为0到9时不给高位片信号
      - 低位由9变0时给高位片信号
- 实验与应用
  - 使用面包板搭建简易电路
  - 封装后制作数字钟

版权所有:全国高校教师网络培训中心

技术支持:北京畅想数字教育科技股份有限公司

联系地址:北京市西城区德外大街4号院A座2层

咨询电话:400-6699-800

京ICP备08008005号 京公网安备110102004467