基于FPGA的8位数码管动态显示电路设计
  • 标题:基于FPGA的8位数码管动态显示电路设计
  • 作者:张彩荣
  • 学校:江苏师范大学
  • 组别:理工
  • 评论:666 条
  • [521楼] 江苏师范大学-叶盼 - 评论于:2015-06-02 19:13:49

    叶盼的原贴:
    老师,你好,我是12电51的同学叶盼,您讲的非常清晰,很喜欢听您的课,我想请问一下,对于复杂的多层次的电路设计,采一般用底层模块用verilog hdl 设计,顶层模块用原理图法,那模块的划分具体是怎么划分呢,依据是什么?谢谢老师(^v^)(^v^)
    作者-张彩荣回复:
    叶盼同学你好!模块划分是根据fpga要完成的功能进行的,本设计要有8个状态循环,所以要有8进制计数器模块,每个状态显示的内容不同,所以还要有一个显示译码器模块.不知我的解答能否消除你的疑问.
    匿名回复:
    嗯嗯,我理解了,谢谢老师(^v^)
  • [522楼] 江苏师范大学-刘凯强 - 评论于:2015-06-02 18:27:17

    刘凯强的原贴:
    张老师的课相当形象生动,讲课条理清晰,简单易懂。
    作者-张彩荣回复:
    谢谢!
  • [523楼] 江苏师范大学-潘伯春 - 评论于:2015-06-02 18:25:18

    潘伯春的原贴:
    视频做的很不错,讲诉的很清楚,看完之后就一目了然了对这个实验,很赞
    作者-张彩荣回复:
    做实验时再思考微作业中的问题
  • [524楼] 江苏师范大学-严凯辉 - 评论于:2015-06-02 17:52:58

    严凯辉的原贴:
    老是思路清晰 讲解规范 简单易懂 让我学到了很多东西 真诚感谢!
    作者-张彩荣回复:
    谢谢你的观看!有收获太好了!
  • [525楼] 江苏科文学院-周奔 - 评论于:2015-06-02 17:44:36

    周奔的原贴:
    教师语言表达清晰,教学规范,教学内容比较容易听懂。
    作者-张彩荣回复:
    实验时要多思考啊!
  • [526楼] 江苏师范大学-黄嘉智 - 评论于:2015-06-02 17:43:21

    黄嘉智的原贴:
    讲解的还是很清楚的,对于fpga的8位数码管动态显示电路设计有了很好的认知,谢谢!!!
    作者-张彩荣回复:
    实践的检验的标准!
  • [527楼] 江苏师范大学-郭苏 - 评论于:2015-06-02 17:30:46

    郭苏的原贴:
    张老师讲解的知识点很详细,每个细节都讲到了,很容易理解。
    作者-张彩荣回复:
    希望能真正理解!
  • [528楼] 江苏师范大学-刘勉 - 评论于:2015-06-02 17:29:23

    刘勉的原贴:
    张老师讲的重点分明,本来这个知识点还有些小小的不懂,现在感觉明朗多了。 顺便请问张老师一个问题,在数字频率计设计中,如何实现测频范围的扩大啊?谢谢张老师。
    作者-张彩荣回复:
    谢谢你的提问,扩大测频范围,要扩大计数的范围和显示的范围
    匿名回复:
    谢谢老师
  • [529楼] 江苏师范大学-王止飘 - 评论于:2015-06-02 17:18:47

    王止飘的原贴:
    通过对于频率的改变使得数码管在视觉效应上是连续的,频率的改变还可以怎样修改?
    作者-张彩荣回复:
    可以将高频信号分频,也可以直接接可调的脉冲源(信号发生器)
    匿名回复:
    谢谢老师!
  • [530楼] 江苏师范大学-孙科 - 评论于:2015-06-02 17:13:38

    孙科的原贴:
    实验的整个步骤一段段分解,使得整个实验更加简单易懂。
    作者-张彩荣回复:
    把以前的实验再也一段段分解,最好再复习一遍!
  • [531楼] 江苏师范大学-钱程阳 - 评论于:2015-06-02 17:10:43

    钱程阳的原贴:
    内容丰富,讲的比较细致,我学会了不少。
    作者-张彩荣回复:
    你的实验做的很认真,希望通过这个课程的学习,能提高你的兴趣!
  • [532楼] 江苏师范大学-朱亦正 - 评论于:2015-06-02 16:54:03

    朱亦正的原贴:
    张老师的课让我受益匪浅,但是我对vhd设计还是有些问题:这个芯片需要最小系统的驱动嘛
    作者-张彩荣回复:
    fpga芯片的驱动能力有限,还是需要外部驱动的
  • [533楼] 江苏师范大学-钱鑫 - 评论于:2015-06-02 16:48:04

    钱鑫的原贴:
    张老师由浅入深,生动形象的讲解令我受益匪浅,同时有个问题一直困扰着我,我想问下老师,当设计vhd时为什么要改变输入输出参数性质,如reg之类?最后谢谢张老师的慷慨授业!
    作者-张彩荣回复:
    你说的是verilog hdl吧?它的语法有规定,输入都是连线型的,不用声明,当输出是在过程块中被赋值的,一定要被声明为reg型的,否则编译会不通过.
  • [534楼] 江苏师范大学-吴昊 - 评论于:2015-06-02 16:47:22

    吴昊的原贴:
    张老师的讲解让我对8位数码管动态显示电路有了更深入的了解,让我受益匪浅。我还有想要问下张老师 如何自动改变扫描频率,希望张老师能够给我回复
    作者-张彩荣回复:
    要想自动改变扫描频率,可以通过编程设计实现
  • [535楼] 江苏师范大学-朱伟峰 - 评论于:2015-06-02 16:15:03

    朱伟峰的原贴:
    张老师所讲授的课程结合实际,同时理论性突出,有自己的独到之处!。
    作者-张彩荣回复:
    希望能理解所讲内容!
  • [536楼] 江苏师范大学-印凯丽 - 评论于:2015-06-02 16:09:08

    印凯丽的原贴:
    张老师,用分频模块控制数码管闪烁快慢的verilog语句应该怎么写比较合适啊?
    作者-张彩荣回复:
    可以外加输入端控制分频器的倍数,也就是由输入信号控制闪烁的快慢
  • [537楼] 镇江高等职业技术学校-唐美燕 - 评论于:2015-06-02 15:59:22

    唐美燕的原贴:
    很棒的微课,值得我们学习!
    作者-张彩荣回复:
    多谢鼓励!
  • [538楼] 黑旅院-阳光 - 评论于:2015-06-02 15:30:09

    阳光的原贴:
    很温柔的高校教师,赞一个!
    作者-张彩荣回复:
    喜欢这个评价!
  • [539楼] 苏州工业职业技术学院-薛迎春 - 评论于:2015-06-02 14:18:18

    薛迎春的原贴:
    很好!
    作者-张彩荣回复:
    谢谢!
  • [540楼] 黑龙江信息技术职业学院-李曦鸣 - 评论于:2015-06-02 14:15:17

    李曦鸣的原贴:
    条理清晰,重点明确,详略得当!
    作者-张彩荣回复:
    多谢点评!
第一页 25 26 27 28 29 最后一页  第27/34页 

 姓名:

 学校:

 院系:

验证码: 8274

评论/评审说明:

·仅显示作者在个人中心-评论管理中审核公开的评论内容,未审核的不显示。

·交流活动分校级、省级、全国三个环节。校级由学校组织评审、省级由省厅或省级承办机构负责、全国由组委会负责组织。

·为了保障公平性,对各阶段的评审专家均采用匿名显示,分别为“校级评审专家”、“省级评审专家”、“全国评审专家”。

·专家评审意见均显示在“专家点评”里。其他用户的评论显示在“网络交流”里。

版权所有:全国高校教师网络培训中心

技术支持:北京畅想数字教育科技股份有限公司

联系地址:北京市西城区德外大街4号院A座2层

咨询电话:400-6699-800

京ICP备08008005号 京公网安备110102004467